#### makefile - 1 make

#### make

make הוא כלי (כלומר תוכנה המותקנת תחת מערכת ההפעלה) של UNIX המאפשר תזמון של פעולות שונות על קבצים. בחירת הפעולות וסדרן תלויים בתארכי הקבצים. אנחנו נשתמש ב – make ליצירת תהליך קומפילציה אוטומטי של פרוייקט מרובה קבצים.

#### מוטיבציה

תהליך קומפילציה של פרוייקט מרובה קבצים כרוך, כידוע, בכמה הפעלות של קומפיילר (שכל אחת מהן מתחילה בפעולת (preprocessor) וכן הפעלה של מתחילה בפעולת C- השונים.



1

מהסכמה אפשר לראות שקומפלציה של כל הפרוייקט כוללת הפעלה של הקומפיילר עבור כל אחד מהסכמה אפשר לראות בכל הפרויימות כולן – הפעלה של הC – מקבצי הC – וכאשר מסתיימות כולן – הפעלה של ה

כיוון שקומפילציה היא תהליך הדורש זמן, נשאלת השאלה האם אנו זקוקים לכל התהליך שפורט, כל פעם שנבצע שינוי באחד הקבצים. אם נשנה את Triangle.c איזה קבצים נצטרך לקמפל מחדש ? את main.c את את או ליידי לקמפל מחדש ?

ננסה לתאר את תלות הפעולות השונות בשינויי קבצים:



חץ רגיל לפעולה, משמעו ששנוי בקובץ גורר הפעלה של הפעולה. חץ מקוקו מפעולה, משמעו שהפעלת הפעולה משנה את הקובץ (או יוצרת אותו).

כפי שרואים, נוצר גרף מכוון חסר מעגלים (DAG) של תלויות. הגרף חייב להיות חסר מעגלים כי אחרת שינוי של קובץ היה גורם לשינוי באותו הקובץ, דבר שיגרום לקומפילציה אין סופית. כל שינוי של קובץ יגרור אחריו הפעלת כל הפעולות הנמצאות בתת הגרף שמתחתיו. שינוי של מספר קבצים יגרור את הפעלת איחוד ההפעלות של כל אחד בנפרד.

### makefile

makefile הוא הקובץ אותו מקבלת התוכנה make כקלט. קובץ זה מתאר את גרף התלויות makefile – שתיארנו בדרך גראפית. לפי האינפורמציה שיש ב – makefile ולפי התאריכים בהם שונו makefile אילו פעולות יש לבצע על מנת לעדכן את הקבצים הדרושים.



ל – makefile יש פורמט קבוע, הבנוי ממקבצים של הוראות:

## makefile:

file: file1 file2 ... fileN shell-command1 shell-command2

. . .

```
file: file1 file2 ... fileN
shell-command1
shell-command2
```

. . .

(בדוגמה הזו רואים שני מקבצים)

כל מקבץ טקסטואלי כזה מייצג פעולה (או הוראה למערכת ההפעלה) ואת התלויות שלה בקבצים אחרים. מקבץ-פקודה כזה בנוי משורת תלויות:

file: file1 file2 ... fileN

משמעותה של השורה היא שהפקדות שבמקבץ יפעלו אם"ם תאריך השינוי של אחד מהקבצים file מאורה היא שהפקדות לביצוע השינוי של file ...,file הנו מאוחר יותר מתאריך השינוי של file. שאר השורות במקבץ הן פקודות לביצוע בתנאי שהתנאי מתקיים. שורות פקודה אלו אמורות לעדכן את file בהתאם לשינויים שנערכו .tab – מקבצים file ...,fileN..., יש לשים לב שכל שורת פקודה חייבת להתחיל ברווח

ניראה את ה – makefile המתאים לדוגמה בה עסקנו:

#### makefile:

אפשר makefile – אפשר לראות את הקוד הזה כקידוד של הגרף אותו הראנו קודם. את קובץ ה makefile אפשר למקם ב directory שבו נמצאים קבצי הפרוייקט ואז הפקודה שבצעת את הקומפילציה למקם ב Makefile שבו נמצאים לקרוא לקובץ לקובץ שבו אחר המינימלית הדרושה. ניתן לקרוא לקובץ makefile או makefile אך אז יש לציין שם זה בפקודת הפעלת ה.

makefile – מבצעת אלגוריתם פשוט של מיון טופולוגי. על הקוד בקובץ ה make למעשה התוכנית make אין לחשוב כעל תוכנית או אלגוריתם אלא כעל **תאור** של אוסף תלויות הדדיות המשמש את make.

ניתן להוסיף כל פקודת shell נוספת לתהליך, לדוגמה:

```
app: main.o Triangle.o Point.o
    ls
    echo this text will be displayed
    gcc main.o Triangle.o Point.o -o application
```

כמו כן ניתן להשתמש במשתנים המחליפים מחרוזות אותיות, לדוגמה:

המשתנה בערך המשתנה בי". כדי להשתמש בערך המשתנה היא ע"י שימוש ב'". כדי להשתמש בערך המשתנה ההצהרה ואתחול של המשתנה היא ע"י שימוש ב'". (Var = string'). משתמשים ב'

הפעלת make לא פרמטרים מבטיחה עדכון של הקובץ הראשון ב makefile הקבצים בהם make main.o ללא פרמטר את הקובץ אותו רוצים לעדכן. לדוגמה: make main.o בדוגמה מחודשת של main.c בה עסקנו, יבטיח קומפילציה מחודשת של main.c אבל לא יבצע את פעולת ה

ניתן לבנות פרוייקט בו יכולים להיווצר מספר קבצי ריצה. ניתן למשל להוסיף לדוגמה שלנו עד קובץ עם main:

```
file other Main.c:
```

```
#include "Point.h"
int main() {
      // testing the Point class ..
}
```

ואז להוסיף ל makefile את השורות הבאות:

```
otherMain.o: otherMain.cc Point.h

gcc -Wall -c otherMain.cc

pointTest: otherMain.o Point.o

gcc -Wall otherMain.o Point.o -o pointTest
```

כעת ניתן לכתוב: make pointTest שיצור את תוכנית הבדיקה של point וכן ניתן לכתוב מעת ניתן לכתוב: make app שיצור את התוכנית הקודמת. למרות שמדובר בשני קבצי הרצה שונים, אם לצורך קומפילציה של האחד, Point.c קומפל, אין צורך לקמפל אותו מחדש עבור השני. שימו לב כי אין כאן סתירה לכלל שכל תוכנית אמורה לכלול main יחיד מכיוון שמדובר פה בשתי תוכניות שונות באותו פרוייקט.

המידע שהוצג עד כה מספיק בכדי לכתוב makefile לפרוייקטים קטנים. בשלב זה אתם יכולים לכתוב פעם אחת מספר שורות המתארות תלויות ופעולות קומפילציה וליהנות מקומפילציה אוטומטית. בפרוייקטים גדולים יותר, כתיבת ה - makefile באופן שהוצג כאן עלולה להיות עבודה מייגעת ואף לגרור טעויות. לשם כך קיימים כלים המבצעים חלק ניכר מהמטלות של כתיבת ה - makefile באופן אוטומטי. אנו נציג כלים אלו מיד אך נציין שכדאי לכתוב מספר makefile -ים פשוטים ולהבין היטב כיצד הם עובדים לפני שמתחילים להשתמש בכלים

האוטומטיים. הכלים האוטומטיים עלולים להיות מבלבלים ושגיאה ב - makefile עלולה לגרום לאי-קימפול של קובץ חיוני וליצירת אפליקציה שאיננה תואמת את הקוד שלכם.

# אוטומטית makefile

נניח שהפרוייקט שלנו כולל את הקבצים הבאים:

```
file1.c:
       #include "file1.h"
       int main() {...}
file1.h:
       #include "defs.h"
defs.h:
       #include "global.h"
global.h:
file2.c:
         #include "defs.h"
       int main() {...}
utils.c:
       #include "file1 h"
                  לפי ההסבר שהוצג עד כה, היינו כותבים לפרוייקט זה את ה - makefile הבא:
all: prog1 prog2
file1.o: file1.c file1.h defs.h global.h
       gcc -Wall file1.c
file2.o: file2.c defs.h global.h
       gcc -Wall file2.c
utils.o: utils.c file1.h defs.h global.h
       gcc -Wall utils.c
prog1: file1.o utils.o
       gcc file1.o utils.o –o prog1
```

prog2: file2.o utils.o

gcc file2.o utils.o -o prog2

כל שלושת החוקים המתייחסים לקומפילציה דרשו עבודה טכנית החוזרת על עצמה ומזמינה שגיאות. מאד קל לשכוח להכליל את global.h לדוגמה ברשימת התלויות. במיקרה של שיכחה כזו, כאשר global.h ישונה, לא תתבצע קומפילציה מחודשת כנדרש וייווצר bug קשה לאיתור. אנחנו נרצה כלי אוטומטי שימצא את כל הקבצים שבהם הקומפילציה תלויה.

ראשית, נציין כי חוקי התלות בין הקבצים יכולים להופיע בפני עצמם. את חוק הקומפילציה הראשון לדוגמה יכולנו גם לכתוב ע"י אוסף החוקים הבאים:

file1.o: file1.c

gcc -Wall file1.c

file1.o: file1.h defs.h global.h

או:

file1.o:

gcc -Wall file1.c

file1.o: file1.h defs.h global.h

file1.o: file1.c defs.h

(העובדה שתלות מצוינת יותר מפעם אחת אינה מהווה בעיה)

-בשביל למצוא את כל הקבצים בהם תלויה הקומפילציה של . file $1.\mathrm{c}$  נוכל להשתמש ב

: command-line – של C. הפקודה הבאה מה preprocessor

\$ gcc -MM file1.c

תדפיס לפלט הסטנדרטי את חוק התלות של file1.c:

file1.o: file1.c file1.h defs.h global.h

כאשר חושבים על כך, ל- preprocessor לא צריך להיות קשה במיוחד למצוא את חוק התלות מכיוון שגם כאשר הוא פועל את פעולתו הרגילה, הוא צריך למצוא את כל הקבצים הנכללים באופן עקיף ב- file1.c.

```
מאחר ויש לנו תוכנה המייצרת את חוקי התלות לקומפילציה באופן אוטומטי, ניתן לכתוב את ה
                                                                     :באופן הבא makefile
all: prog1 prog2
file1.o
       gcc -Wall file1.c
file2.o:
       gcc -Wall file2.c
utils.o:
       gcc -Wall utils.c
prog1: file1.o utils.o
       gcc file1.o utils.o -o prog1
prog2: file2.o utils.o
       gcc file2.o utils.o –o prog2
                                         :command-line – מה הבאה מת הפקודה הבאה
gcc -MM *.c >> makefile
        – הפקודה הזאת תייצר את חוקי התלות של כל קבצי ה - c. ותשרשר אותם בסוף קובץ ה
                     שלנו כך: makefile - הרצת הפקודה הנ"ל, יראה הפקודה הרצת הפקודה הרצת המקודה הרצת הפקודה שלנו כך:
all: prog1 prog2
file1.o
       gcc -Wall file1.c
file2.o:
       gcc -Wall file2.c
utils.o:
       gcc -Wall utils.c
prog1: file1.o utils.o
       gcc -Wall file1.o utils.o -o prog1
prog2: file2.o utils.o
       gcc -Wall file2.o utils.o -o prog2
file1.o: file1.c file1.h defs.h global.h
file2.o: file2.c defs.h global.h
```

utils.o: utils.c file1.h defs.h global.h

כאשר אנו משתמשים בכלי האוטומטי, אנו חוסכים עבודה וסיכוי לטעות.

ניתן לבדוק את נכונות קובץ ה – makefile בעזרת הפקודה ניתן לבדוק את נכונות קובץ ה – makefile בעזרת הפקודה לדוגמה. מבחינת מה- 'touch file1.h לימן הנוכחי. מבחינת מה- 'touch file1.h מה- הקובץ file1.h שונה ויש לקמפל מחדש את כל הקבצים התלויים בו. הרצה מוספת של make תאפשר לנו לבדוק אם אכן בוצעו הפעולות הדרושות.

כעת, כשמסתכלים על ה – makefile נראים כל החוקים המתארים את פקודת הקומפילציה עצמה, מאד דומים זה לזה. טבעי לשאול מדוע עלינו לכתוב כל כך הרבה חוקים המתארים בעצם חוק כללי: בשביל לצור קובץ .o יש לקמפל קובץ .c מתאים לפי פקודת קומפילציה מסוימת. ואכן, make מאפשר לכתוב חוקים כלליים כאלה. ניתן לכתוב את החוק הדרוש באופן הבא:

.c.o:

gcc -Wall -c \$<

macro מקובץ "c.o." מציין שמדובר בחוק כללי להפקת קובץ c. מקובץ היא מציין שמדובר בחוק כללי להפקת קובץ c. מקובץ שגרם להפעלת (כלומר איזו מחרוזת של תווים שתחליף את הסימן) של אותו שם קובץ שגרם להפעלת c. יהיה שם אותו קובץ c. שאותו יש לקמפל ולייצר את קובץ c. יהיה שם אותו קובץ c. המתאים.

כעת ה- makefile שלנו, הצטמק ל:

all: prog1 prog2

.c.o:

gcc -Wall -c \$<

prog1: file1.o utils.o

gcc -Wall file1.o utils.o -o prog1

prog2: file2.o utils.o

gcc -Wall file2.o utils.o -o prog2

file1.o: file1.c file1.h defs.h global.h

file2.o: file2.c defs.h global.h

utils.o: utils.c file1.h defs.h global.h

כאשר את שלושת הפקודות האחרונות לא היינו צריכים לכתוב בעצמנו.

נחוג להוסיף מוסף ל makefile – נחוג להוסיף מוסף ל makefile – נחוג להוסיף מוסף ל target נחוג להוסיף מוסף ל macro כוללת משתמשת ב target ים המוגדרים על ידינו:

CC = gcc # the compiler

CFLAGS = -Wall # the compiler flags

OBJ1 = file1.o utils.o # object files for the first executable

OBJ2 = file2.o utils.o # object files for the second executable

# the first target. Both executable will be made when 'make' is

# invoked with no target

all: prog1 prog2

# general rule how to compile a source file and produce an object file

.c.o:

# linking rule for the first executable

prog1: \$(OBJ1)

# linking rule for the second executable

prog2: \$(OBJ2)

depend:

echo -e '\n' >> makefile

(CC) –MM \*.c >> makefile

ה בסוף קובץ ה – command-line מה 'make depend' לאחר הפעלת מה 'make depend' מה 'makefile מוסיפה תו של ירידת שורה לפני חוקי התלות.  ${\rm echo}$ 

הגרסה האחרונה יכולה לשמש כשלד ל –makefile שלכם בעתיד.

שימו לב שבכל פעם שנכתוב "make depend" ישורשרו ל – makefile מחדש כל החוקי התלות שימו לב שבכל פעם שנכתוב "make depend" ישורשרו ל

בפרוייקט שלנו רק נוספו תלויות מאז ההפעלה האחרונה של make depend , הכל יפעל כשורה. במקרה הנדיר יותר שבו נמחקה תלות בפרוייקט (אם מחקנו #include מסוים), הדבר לא יתבטא ב – makefile שלנו וייתכן שתתבצע קומפילציה מיותרת. ניתן כמובן לשנות את החוק ידנית או פשוט למחוק את כל חוקי התלות ולהריץ make depend מחדש.

### command-line – מתוך ה macro השמה של

ניתן לקבוע את ערכם של ה – macro המוגדרים על ידינו מתוך ה – command-line. לדוגמה, אם ניתן לקבוע את הפקודה:

make "CFLAGS = -Wall -g" prog1

הערך אותו השמנו ל- CFLAGS ב – makefile לא יהיה רלוונטי ובמקומו יקבל המקרו את הערך מהערך אותו השמנו ל- CFLAGS ב make שניתן בפקודת ההרצה. הרצה כזאת של make עבור ה הרצה לפומפילציה של debugger. עבור ה

ניתן גם להשתמש במקרו שלא הוצהר בקובץ ואז ערכו יהיה מחרוזת ריקה. לדוגמה:

.c.o:

מכיוון ש – ADDFLAGS – לא הוצהר כ – macro בשום מקום בקובץ, ערכו יהיה ריק וקיומו לא שפיע על פקודת הקומפילציה. כאשר נריץ את הפקודה:

make "ADDFLAGS = -g"

.debugger – אז קיומו ישפיע ויגרום לקומפילציה עם אינפורמציה ל

#### שימושיים שנתן להוסיף Target

clean:

בהפעלת

\$ make clean

. emacs ימחקו (ללא בקשת אישור) object – ימחקו (ללא בקשת אישור) כל קבצי ה- backup:

cp -f \*.c \*.h makefile ~/backup/

בהפעלת המפריית לספריית יועתקו כל קבצי המקור בספרייה הנוכחית לספריית גיבוי (בהנחה make backup בהפעלת שקיימת) . כל קובץ בעל אותו השם שכבר קיים ב- backup , כל קובץ בעל אותו השם שכבר היים ב

#### build-in rules

נסו להשתמש בדוגמת ה makefile האחרונה, ולמחוק את שורת ההפקה הכללית:

.c.o:

למרבה הפלא make עדיין תבצע את הפעולות הדרושות למרות שפקודות הקומפילציה לא יכללו את הדגל –Wall איך זה קרה? מלבד החוקים שאנו מספקים ל make ב – wall, התוכנה משתמשת במספר חוקים מובנים עבור קבצים בעלי סיומות מוכרות. מכיוון ש C היא שפה הנמצאת בשימוש רחב, מכיל make חוקים מובנים המטפלים בקומפילציה של קבצי c. החוקים הנכתבים ב makefile תמיד נמצאים בעדיפות על פני החוקים המובנים ולכן כאשר כתבנו חוק כללי משלנו לקומפילציה, הוא זה שפעל.

באופן כללי, אם בכל החוקים של target מסוים, לא מופיע אף פקודת הפקה, יש סיכוי שכלל באופן כללי, אם בכל החוקים של target - מובנה (build-in) יפעל במטרה להפיק את ה

# ים המקבלים ערך באופן אוטומטי-Macro

. - כפי שראינו – מקבל את שם הקובץ שגרם להפעלת החוק הכללי.

\*\* - מקרו המקבל את השם הרישא המשותפת לקובץ המפעיל ולקובץ המטרה של כלל כללי. לדוגמה:

.c.o:

. file1.c לאחר הקומפילציה של "file1.c->file1.o", לאחר הקומפילציה של

\$? - מקרו המקבל את רשימת כל הקבצים בחוק שתאריך השינוי שלהם מאוחר מתאריך\$ .target – השינוי של ה

@\$ מקרו המקבל את שם ה- target של החוק. לדוגמה:

check:

echo \$@

'make check' תגרום להדפסת 'make check'

#### פיצול שורה ארוכה בעזרת '\':

ניתן לפצל שורה ארוכה בעזרת התו '\'. לדוגמה:

```
file.o: file.c file1.h file2.h \
     file3.h file4.h \
     file5.h file6.h
     gcc -c file.c
                 .'\' מתעלם מתו של ירידת שורה ('n\') ותווי רווח ו make
                                                                 make השקטה של
   במידה ולא מעונינים ש make יכתוב כל פקודה שהוא מבצע על המסך, ניתן להריץ אותו באופן
                                                                             :הבא
> make -s
                                דרך נוספת היא להוסיף מטרה מדומה בקובץ ה- makefile:
.SILENT:
          במידה ומעונינים שרק פקודה מסוימת לא תודפס, מוסיפים את התו '@' בתחילתה:
backup:
       @ cp -f *.c *.h makefile ~/backup/
                                                          make דגלים שימושיים של
                                                תחביר ההפעלה של make הוא כדלקמן:
make [ flags ] [ macro definitions ] [ targets ]
את שני הפרמטרים האחרונים כבר הכרנו, הפרמטר הראשון מורכב מדגלים המסמנים אפשרויות
                                                   הפעלה. נתן מספר דגלים שימושיים:
                                                                          make -n
 היה make ללא ביצוע פקודות ההפקה. לקלט הסטנדרטי יודפסו כל הפקודות שה- make הפעלת
     . יודפסו. (SILENT. ע"י (ע"י () או אד, ללא ביצוען. גם פקודות מושתקות (ע"י () או
```

make -r

הפעלה ללא שימוש בכללים המובנים

make –p

הדפסה של כל ערכי ה – macro המוגדרים וחוקי ההפקה.

make -i

(אחת הפקודות error code) שונה מאפס בהפעלת אחת הפקודות התעלם מבעיות בביצוע פקודות

make -d

mode של debug. פרוט פעולות make. הרבה מלל, להשתמש כמוצא אחרון.

make -f

התייחס לקובץ אחר כקובץ ה – makefile. לדוגמה:

make -f mymakefile

או

make -f -

במקרה זה, כללי ה makefile יוכתבו ישירות מהמקלדת.

קריא (מיוצר מקרה פרטי של makefile כללי ומסובך).

### makefile כלים אוטומטיים ליצירת

מכיוון שתהליך כתיבת ה – makefile הוא מאד טכני, קיימות תוכנות המייצרות אותו באופן מכיוון שתהליך כתיבת ה – makefile ע"י תוכנה אוטומטי. לדוגמה, כאשר כותבים פרוייקט ב – visual studio, מיוצר ה-makefile ע"י תוכנה השייכת לסביבת העבודה, והמתכנת אינו צריך לדאוג לכך.

למרות שבדרך כלל, כלי אוטומטי ליצירת makefile הוא דבר מאד נוח, לעיתים הוא מגביל את המתכנת ולא מאפשר לו את הגמישות שהייתה לו כאשר כתב את ה – makefile בעצמו. מלבד זאת, מכיוון שתוכנות ייצור ה – makefile צריכות לייצר קוד עבור פרוייקטים מסוגים שונים, עליהם להיות כתובות בצורה כללית, והקוד שהן מייצרות לפיכך הוא בדרך כלל מאד לא